Web Content Display

Zarówno sam akcelerator jak i inne części składowe projektu Europejskiego Źródła Spalacyjnego (ESS) są w znacznej części dostarczane jako wkład rzeczowy od wielu partnerów z poszczególnych krajów Unii Europejskiej. Należy przy tym podkreślić iż dostarczane podsystemy projektowane oraz wykonywane są przez światowej rangi jednostki specjalizujące się w technologiach akceleratorowych.

W przypadku tak złożonego przedsięwzięcia krytyczne jest, z punktu widzenia pomyślnego zakończenia procesu instalacji (i uruchomienia) źródła spalacyjnego, wydajne przeprowadzenie procesu integracji różnych komponentów (pochodzących od partnerów) w działający podsystem czy też cały akcelerator. Takie wyzwanie postawiono w ESS przed grupą Integrated Control System (ICS). W kompetencjach wspomnianej grupy leży (między innymi) przygotowanie rozwiązań zarówno sprzętowych jak i programistycznych mających na celu ujednolicenie narzędzi do regulacji parametrów dostarczanych podsystemów jak i ich integracji.

W toku dyskusji pomiędzy DMCS a ICS-ESS zidentyfikowano zakres prac oraz termin ich realizacji zgodnie z potrzebami strony szwedzkiej wynikającymi z harmonogramu projektu oraz kompetencjami i doświadczeniem naszej kadry naukowej .

Zadania do realizacji

Zidentyfikowano trzy podstawowe zagadnienia, których realizacja została powierzona nam przez ESS.

Identyfikator

Zadanie

Termin dostarczenia

WU 1

Oprogramowanie niezbędne dla integracji modułu elektronicznego MTCA.4 RTM Carrier

2019-08-11

WU 2

Oprogramowanie dla podsystemów monitorowania strat wiązki (icBLM oraz nBLM)

2019-08-11

WU 3

Integracja funkcjonalności IPMI w środowisku EPICS

2019-08-11

Do projektu poszukiwana jest osoba do realizacji poniższego zakresu prac:

Rozwój oprogramowania układów FPGA na potrzeby systemu monitorowania utraty wiązki cząstek elementarnych w liniowym akceleratorze protonowym.

Wymagania:

- stopień naukowy doktora w dyscyplinie elektroniki,

- znajomość standardów MicroTCA.4 i FMC

- znajomość mechanizmów cyfrowego przetwarzania sygnałów

- biegłość w rozwoju oprogramowania układów FPGA w środowisku Vivado z uwzględnieniem:

  • adaptacji i implementacji złożonych algorytmów matematycznych

  • implementacji i uruchamiania łącz danych o gigabitowej przepływności danych,

  • edycji diagramów blokowych (Core Integrator) i opracowywania własnych bloków IP,

  • projektowania i oprogramowywania wbudowanych systemów procesorowych,

  • zastosowania magistral z rodziny AXI,

- umiejętność programowania w środowisku EPICS.

Oczekiwania:

- doświadczenie we współpracy z ośrodkami realizującymi eksperymenty fizyki wysokich energii w okresie ostatnich 5 lat,

- doświadczenie w pracy naukowej związanej z tematyką akceleratorową potwierdzone publikacjami w czasopismach międzynarodowych,

- gotowość do wyjazdów do zagranicznych partnerów naukowych (Szwecja, Francja)

- biegła znajomość języka polskiego w mowie i piśmie,

- znajomość języka angielskiego w mowie i piśmie.

 

Oferty proszę składać drogą elektroniczną do sekretariatu Katedry Mikroelektroniki i Technik Informatycznych Politechniki Łódzkiej na adres: secretary@dmcs.p.lodz.pl do dnia 30 maja 2018 do godz. 15:00.